Altera FPGA/CPLD設計─高級篇, 2/e Altera FPGA/CPLD设计(高级篇)(第2版)

EDA先鋒工作室

  • 出版商: 人民郵電
  • 出版日期: 2010-09-01
  • 定價: $294
  • 售價: 8.5$250
  • 語言: 簡體中文
  • 頁數: 330
  • ISBN: 7115246661
  • ISBN-13: 9787115246660
  • 相關分類: FPGA

已絕版

買這商品的人也買了...

相關主題

商品描述

<內容介紹>

《Altera FPGA/CPLD設計(高級篇)(第2版)》結合作者多年工作經驗,深入地討論了Altera FPGA/CPLD的設計和優化技巧。在討論FPGA/CPLD設計指導原則的基礎上,介紹了Altera器件的高級應用;引領讀者學習邏輯鎖定設計工具,詳細討論了時序約束與靜態時序分析方法;結合實例討論如何進行設計優化,介紹了Altera的可編程器件的高級設計工具與系統級設計技巧。
《Altera FPGA/CPLD設計(高級篇)(第2版)》附帶光盤中收錄了Altera Quartus II Web版軟件,讀者可以安裝使用,同時還收錄了《Altera FPGA/CPLD設計(高級篇)(第2版)》所有實例的完整工程、源代碼和使用說明文件,便於讀者邊學邊練,提高實際應用能力。
《Altera FPGA/CPLD設計(高級篇)(第2版)》可作為高等院校通信工程、電子工程、計算機、微電子與半導體等專業的教材,也可作為硬件工程師和IC工程師的實用工具書。

<章節目錄>
第1章可編程邏輯設計指導原則
1.1可編程邏輯基本設計原則
1.1.1面積和速度的平衡與互換原則
1.1.2硬件原則
1.1.3系統原則
1.1.4同步設計原則
1.2可編程邏輯常用設計思想與技巧
1.2.1乒乓操作
1.2.2串並轉換
1.2.3流水線操作
1.2.4異步時鐘域數據同步
1.3 altera推薦的coding style
1.3.1 coding style的含義
1.3.2結構層次化編碼(hierarchical coding )
1.3.3模塊劃分的技巧(design partitioning)
1.3.4組合邏輯的註意事項
1.3.5時鐘設計的註意事項
1.3.6全局異步復位資源
1.3.7判斷比較語句case和if...else的優先級
1.3.8使用pipelining技術優化時序
1.3.9模塊復用與resource sharing
1.3.10邏輯複製
1.3.11香農擴展運算
1.3.12信號敏感表
1.3.13狀態機設計的一般原則
1.3.14 altera megafunction資源的使用
1.3.15三態信號的設計
1.3.16加法樹的設計
1.4小結
1.5問題與思考

第2章altera器件高級特性與應用
2.1時鐘管理
2.1.1時序問題
2.1.2鎖相環應用
2.2片內存儲器
2.2.1 ram的普通用法
2.2.2 ram用做移位寄存器
2.2.3 ram實現固定係數乘法
2.3數字信號處理
2.3.1 dsp塊資源
2.3.2工具支持
2.3.3典型應用
2.4片外高速存儲器
2.4.1存 ​​儲器簡介
2.4.2 zbt sram接口設計
2.4.3 ddr sdram接口設計
2.4.4 qdr sram接口設計
2.4.5 ddr3、qdr ii+和rldram ii+
2.4.6軟件支持和應用實例
2.5高速差分接口和dpa
2.5.1高速差分接口的需求
2.5.2器件的專用資源
2.5.3動態相位調整電路(dpa)
2.5.4軟件支持和應用實例
2.6高速串行收發器
2.7小結
2.8問題與思考

第3章logiclock設計方法
3.1 logiclock設計方法簡介
3.1.1 logiclock設計方法的目標
3.1.2 logiclock設計流程
3.1.3 logiclock設計方法支持的器件族
3.2 logiclock區域
3.2.1 region的類型與常用屬性值
3.2.2 region的創建方法
3.2.3 region的層次結構
3.2.4指定region的邏輯內容
3.3 logiclock的約束註意事項
3.3.1約束優先級
3.3.2規劃logiclock區域
3.3.3向logiclock區域中佈置器件特性
3.3.4虛擬引腳( virtual pins)
3.4反標註佈線信息
3.4.1導出反標註佈線信息
3.4.2導入反標註佈線信息
3.5 logiclock設計方法支持的tcl scripts
3.6 quartus ii基於模塊化的設計流程
3.7小結
3.8問題與思考

第4章時序約束與時序分析
4.1時序約束與時序分析基礎
4.1.1週期與最高頻率
4.1.2利用quartus ii工具分析設計
4.1.3時鍾建立時間
4.1.4時鐘保持時間
4.1.5時鐘輸出延時
4.1.6引腳到引腳的延遲
4.1.7 slack
4.1.8時鐘偏斜
4.1.9 quartus ii時序分析工具和優化嚮導
4.2設置時序約束的常用方法
4.2.1指定全局時序約束
4.2.2指定個別時鐘約束
4.3高級時序分析
4.3.1時鐘偏斜
4.3.2多時鐘域
4.3.3多周期約束
4.3.4偽路徑
4.3.5修正保持時間違例
4.3.6異步時鐘域時序分析
4.4最小化時序分析
4.5使用tcl工具進行高級時序分析
4.6 timequest簡介
4.7小結
4.8問題與思考

第5章設計優化
5.1解讀設計
5.1.1內部時鐘域
5.1.2多周期路徑和偽路徑
5.1.3 i/o接口的時序要求
5.1.4平衡資源的使用
5.2設計優化的基本流程和首次編譯
5.2.1設計優化基本流程
5.2.2首次編譯的約束和設置
5.2.3查看編譯報告
5.3資源利用優化
5.3.1設計代碼優 ​​化
5.3.2資源重新分配
5.3.3解決互連資源緊張的問題
5.3.4邏輯綜合面積優化
5.3.5網錶面積優化
5.3.6寄存器打包
5.3.7 quartus ii中的資源優化顧問
5.4 i/o時序優化
5.4.1執行時序驅動的編譯
5.4.2使用ioe中的觸發器
5.4.3可編程輸入/輸出延時
5.4.4使用鎖相環對時鐘移相
5.4.5其他i/o時序優化方法
5.5最高時鐘頻率優化
5.5.1設計代碼優 ​​化
5.5.2邏輯綜合速度優化
5.5.3佈局佈線器設置
5.5.4網表優化和物理綜合
5.5.5使用logiclock對局部進行優化
5.5.6位置約束、手動佈局和反標註
5.5.7 quartus ii中的時序優化顧問
5.6使用dse工具優化設計
5.6.1為什麼需要dse
5.6.2什麼是dse,如何使用
5.7如何減少編譯時間
5.8設計優化實例
5.9小結
5.10問題與思考

第6章altera其他高級工具
6.1命令行與tcl腳本
6.1.1命令行腳本
6.1.2 tcl腳本
6.1.3使用命令行和tcl腳本
6.2 hardcopy流程
6.2.1結構化asic
6.2.2 hardcopy器件
6.2.3 hardcopy設計流程
6.3基於nios ii處理器的嵌入式系統設計
6.3.1 nios ii處理器系統
6.3.2 avalon交換結構
6.3.3使用sopc builder構建系統硬件
6.3.4 nios ii ide集成開發環境
6.3.5 nios ii系統典型應用
6.4 dsp builder工具
6.4.1 dsp builder設計流程
6.4.2與sopc builder一起構建系統
6.5小結
6.6問題與思考

第7章fpga系統級設計技術
7.1信號完整性及常用i/o電平標準
7.1.1信號完整性
7.1. 2單端標準
7.1.3差分標準
7.1.4偽差分標準
7.1.5片上終端電阻
7.2電源完整性設計
7.2.1電源完整性
7.2.2同步翻轉噪聲
7.2.3非理想迴路
7.2.4低阻抗電源分配系統
7.3功耗分析和熱設計
7.3.1功耗的挑戰
7.3.2 fpga的功耗
7.3.3熱設計
7.4 serdes與高速系統設計
7.4.1 serdes的基本概念
7.4.2 altera stratix ivgx中serdes的基本結構
7.4.3典型高速系統應用框圖舉例
7.4.4高速pcb設計註意事項
7.5小結
7.6問題與思考