數字電子技術(第2版)
李承、徐安靜
相關主題
商品描述
目錄大綱
目錄
第1章數制與碼制
1.1數字信號的特點
1.1.1模擬信號與數字信號
1.1.2脈沖信號的主要參數
1.1.3數字電路
1.2數制與轉換
1.2.1幾種常用的進位計數制
1.2.2不同數制數之間的相互轉換
1.3二進制編碼
1.3.1二十進制編碼
1.3.2格雷碼
1.3.3字符編碼
本章小結
習題
第2章數字邏輯基礎
2.1基本邏輯關系與邏輯運算
2.1.1邏輯變量與邏輯函數
2.1.2基本邏輯運算
2.2邏輯代數的公式和規則
2.2.1基本公式
2.2.2常用公式
2.2.3邏輯代數的3個規則
2.3邏輯函數的化簡方法
2.3.1邏輯表達式的類型及最簡與或表達式
2.3.2公式化簡法
2.3.3卡諾圖化簡法
2.3.4具有約束項的邏輯函數的化簡
2.3.5邏輯函數表示方法之間的轉換
本章小結
習題
第3章門電路
3.1概述
3.2半導體器件的開關特性
3.2.1二極管的開關特性
3.2.2三極管的開關特性
3.2.3MOS管的開關特性
3.3分立元件門電路
3.3.1二極管與門
3.3.2二極管或門
3.3.3三極管非門(反相器)
3.4TTL集成門電路
3.4.1TTL反相器
3.4.2其他邏輯功能的TTL門電路
3.4.3TTL集電極開路門和三態門
3.5CMOS集成門電路
3.5.1CMOS反相器
3.5.2其他邏輯功能的CMOS門電路
3.5.3CMOS傳輸門、三態門和漏極開路門
3.5.4CMOS門電路在使用中應註意的若乾問題
本章小結
習題
第4章組合邏輯電路
4.1組合邏輯電路的分析與設計方法
4.1.1組合邏輯電路的分析方法
4.1.2組合邏輯電路的設計方法
4.2常用的集成組合邏輯電路及其應用
4.2.1編碼器
4.2.2解碼器
4.2.3數據分配器
4.2.4數據選擇器
4.2.5數值比較器
4.2.6加法器
4.3組合邏輯電路中的競爭冒險
4.3.1產生競爭冒險的原因
4.3.2檢查競爭冒險的方法
4.3.3消除競爭冒險的方法
本章小結
習題
第5章觸發器
5.1觸發器的特點
5.2RS觸發器
5.2.1基本RS觸發器
5.2.2同步RS觸發器
5.2.3主從RS觸發器
5.2.4集成RS觸發器
5.3JK觸發器
5.3.1主從JK觸發器
5.3.2邊沿JK觸發器
5.4其他功能觸發器
5.4.1D觸發器
5.4.2T觸發器和T′觸發器
5.5觸發器功能的轉換
本章小結
習題
第6章時序邏輯電路
6.1時序邏輯電路的特點與分析方法
6.1.1時序邏輯電路的特點
6.1.2時序邏輯電路的一般分析方法
6.2計數器分析
6.2.1異步計數器
6.2.2同步計數器
6.3計數器設計
6.3.1用觸發器設計同步計數器
6.3.2用中規模集成計數器設計N進制計數器
6.4數據寄存器和移位寄存器
6.4.1數據寄存器
6.4.2移位寄存器
6.4.3移位寄存器型計數器
本章小結
習題
第7章脈沖產生與整形電路
7.1概述
7.2555定時器
7.2.1555定時器的電路組成
7.2.2555定時器的工作原理
7.3施密特觸發器
7.3.1用555定時器接成施密特觸發器
7.3.2其他形式的施密特觸發器
7.3.3施密特觸發器的應用
7.4單穩態觸發器
7.4.1用555定時器接成單穩態觸發器
7.4.2其他形式的單穩態觸發器
7.4.3單穩態觸發器的應用
7.5多諧振盪器
7.5.1用555定時器接成多諧振盪器
7.5.2其他形式的多諧振盪器
本章小結
習題
第8章存儲器和可編程邏輯器件
8.1概述
8.2只讀存儲器
8.2.1掩模只讀存儲器
8.2.2可編程只讀存儲器(PROM)
8.2.3可擦除可編程只讀存儲器(EPROM)
8.2.4電擦除可編程只讀存儲器(EEPROM)
8.2.5只讀存儲器應用舉例
8.3隨機存儲器
8.3.1靜態隨機存儲器的結構
8.3.2靜態RAM存儲單元電路
8.4存儲器的擴展與連接
8.4.1存儲芯片的擴展
8.4.2存儲器與微型電腦系統的連接
8.5可編程邏輯器件
8.5.1可編程邏輯器件的基本結構
8.5.2可編程邏輯器件的電路表示
8.5.3可編程陣列邏輯(PAL)
8.5.4PAL應用舉例
本章小結
習題
第9章模擬量和數字量的轉換電路
9.1概述
9.2D/A轉換器
9.2.1權電阻網絡D/A轉換器
9.2.2T型電阻網絡D/A轉換器
9.2.3D/A轉換器的主要技術指標
9.2.4集成D/A轉換器
9.3A/D轉換器
9.3.1逐次逼近型A/D轉換器
9.3.2雙積分型A/D轉換器
9.3.3A/D轉換器的主要技術指標
9.3.4集成A/D轉換器
本章小結
習題
第10章VHDL硬件描述語言
10.1概述
10.1.1VHDL的發展
10.1.2VHDL的特點
10.2VHDL程序基本結構
10.2.1實體
10.2.2結構體
10.2.3程序包
10.2.4配置
10.2.5庫
10.3VHDL語言的數據類型和運算符
10.3.1數據對象
10.3.2數據類型
10.3.3VHDL語言的運算符
10.4VHDL的描述語句
10.4.1VHDL的順序語句
10.4.2VHDL的並行語句
10.5VHDL語言中數字量的屬性
10.5.1數值類屬性獲取
10.5.2函數類屬性獲取
10.5.3信號類屬性獲取
10.5.4數據類型類屬性獲取
10.5.5數據範圍類屬性獲取
10.6VHDL語言設計邏輯電路舉例
10.6.1組合邏輯電路
10.6.2時序邏輯電路
10.7VHDL語言模擬
10.7.1模擬測試平臺文件
10.7.2模擬舉例
本章小結
習題
部分習題參考答案
參考文獻