新微處理機奪分寶典

陳以熙

買這商品的人也買了...

商品描述

一、適用對象:本書為提供技術高中電機與電子群學生(包括資訊科、電子科)升學輔導之用。
二、依 據:本書主要依據107年12月公布之技術高中電機電子群「微處理機」課程標準編輯而成。
三、內 容:
(一)第一章 微處理機基本概念:介紹微處理機之發展、應用與基本結構以及指令之提取、解碼和執行。
(二)第二章 微處理機硬體架構:介紹微處理機之系統方塊圖、匯流排與記憶體和I/O裝置。
(三)第三章 微處理機軟體發展流程:介紹微處理機內部軟體之控制與與處理程序,以及高、低階語言之轉換。
(四)第四章 資料串/並列傳輸:介紹資料的I/O方式與資料之串/並列傳輸原理並介面標準以及介面控制晶片。
(五)第五章 中斷:介紹中斷控制的原理、優先順序,以中斷資料的傳輸方式和控制晶片。
(六)第六章 記憶體資料存取:介紹記憶體之種類與資料存取之基本原理,以及控制晶片。
(七)第七章 多核心處理機:對多核心處理機的認識與應用實例的介紹。
(八)第八章 微電腦系統架構與應用:介紹微電腦之系統架構與應用。
四、本書特色:
(一)以精緻清晰的圖形、微觀細節
(二)採獨特創意的表格、統整重點
(三)用簡潔平易的解說、迅速理解
(四)附精心編寫的詳解、輕鬆自學
(五)確實掌握考題、易於融會貫通

目錄大綱

第一章 微處理機基本概念
重點整理1 微處理機之發展與應用、方塊圖及基本結構
重點整理2 微處理機指令之提取、解碼及執行
重點整理3 指令管線化架構
本章綜合評量
歷屆試題

第二章 微處理機硬體架構
重點整理1 微處理機之系統方塊圖
重點整理2 匯流排(BUS)(或稱公共線)
重點整理3 記憶體及輸入/輸出裝置(簡稱I/O裝置)
重點整理4 位址的擴展
本章綜合評量
歷屆試題

第三章 微處理機軟體發展流程
重點整理1 微處理機內部軟體之控制
重點整理2 高階語言與低階語言之轉換
重點整理3 微處理機軟體處理程序
重點整理4 x86組合語言簡介
重點整理5 x86組合語言定址模式介紹
本章綜合評量
歷屆試題

第四章 資料串/並列傳輸
重點整理1 資料輸入/輸出方法
重點整理2 資料串列傳輸原理
重點整理3 資料串列傳輸標準介面
重點整理4 通用序列匯流排介面原理
重點整理5 資料並列傳輸原理
重點整理6 並列傳輸介面晶片
本章綜合評量
歷屆試題

第五章 中斷
重點整理1 中斷的認識
重點整理2 中斷控制原理及優先次序
重點整理3 中斷式資料傳輸原理
重點整理4 常用中斷控制晶片
本章綜合評量
歷屆試題

第六章 記憶體資料存取
重點整理1 資料存取之種類及原理
重點整理2 半導體記憶體資料存取之基本原理
重點整理3 高容量資料儲存裝置資料存取之基本原理
重點整理4 直接記憶體存取之基本原理
重點整理5 常用直接記憶體存取控制晶片
本章綜合評量
歷屆試題

第七章 多核心微處理機
重點整理1 多核心微處理機的認識
重點整理2 多核心微處理機應用實例
本章綜合評量
歷屆試題

第八章 微電腦系統架構與應用
重點整理1 微電腦系統架構
重點整理2 微電腦系統應用
本章綜合評量
歷屆試題

解析篇