數位邏輯設計, 6/e (Mano: Digital Design, 6/e)

M. Morris R. Mano , Michael D. Ciletti 著 江昭皚 譯

買這商品的人也買了...

相關主題

商品描述

本書序言

●將邏輯電路與數位電路的一般初階課程內所未涵蓋的特定電路-層次的內容刪除(譬如,RTL、DTL,及射極-耦合電路)。
●在每一章的章末處新增「網路搜尋議題」,用以引導學生關注網路上可查詢到的額外議題。
●每一章的章末習題約有三分之一進行增訂。
●卡諾圖的討論更為流暢。
●整合基本 CMOS 技術與邏輯閘的討論。
●納入一篇附錄,用以介紹半導體技術。
●利用 VHDL 與 SystemVerilog 之數位設計的討論。

本書特色

本版的「數位邏輯設計」係奠基於先前的五個版本,以及對於協助擬定本書編排呈現方向之審閱者團隊意見的回饋。
本書的焦點已更為集中於密切地反映數位邏輯設計基礎課程的內容與現今數位系統的主流技術。
本書所著重的主要素材包括:(1)布林邏輯;(2)設計師所使用的邏輯閘;(3)同步有限狀態機;(4)資料路徑控制器的設計
本書適用於計算機科學、計算機工程與電機工程等領域的學生。編輯特色:
˙支援多模態學習方法,均衡兼顧 (V) 視覺、(A) 聽覺、(R) 閱讀與 (K) 動覺四種主要的學習模式。
˙教材主題安排深具靈活性,可依授課需求調整。
˙以系統性的方法論介紹數位系統的設計方法。
˙介紹剛好夠用的硬體語言。
˙HDL驗證與測試的說明詳實且範例眾多。
˙HDL的內容適切的編排於各節次中,易於學習。

作者簡介

作者簡介

M. Morris Mano is an Emeritus Professor of Computer Engineering at the California State University, Los Angeles.
Michael Ciletti is an Emeritus Professor of Electrical and Computer Engineering at the University of Colorado, Colorado Springs.

譯者簡介
江昭皚
現任:國立臺灣大學生物機電工程學系特聘教授
學歷:國立臺灣大學電機工程研究所博士
專長:機電整合工程、無線感測器網路技術、智慧農業科技、智慧電網

目錄大綱

Chapter 1 數位系統與二進位數
Chapter 2 布林代數與邏輯閘
Chapter 3 邏輯閘層次的最小化
Chapter 4 組合邏輯
Chapter 5 同步序向邏輯 
Chapter 6 暫存器與計數器 
Chapter 7 記憶體與可規劃邏輯
Chapter 8 暫存器轉移階層的設計
Chapter 9 利用標準ICs與FPGAs的實驗室實驗(請上滄海圖書網站下載)
Chapter 10 標準圖示符號(請上滄海圖書網站下載) 
Appendix 半導體與CMOS積體電路